창원대 전기전자재료응용實驗(실험) 리포트 1.Pspice,2.Diode
페이지 정보
작성일 23-10-25 02:50
본문
Download : 예비1.pspice, 2.diode.hwp
창원대 전기전자회로응용實驗(실험) 리포트
pspice simulator로 회로 결선 + 결과파형
순서
레포트/공학기술
1.그림 1.14의 전파정류 회로를 simulation하고, 입력전압(V1의 양단전압)과 출력전압(R1 전압)의 파형을 그려라(2주기).
2.그림 1.15의 평활 capacitor를 가진 full wave rectifier 회로를 simulation 하고, 입력전압(V1의 양단전압)과 출력전압(R1 전압)의 파형을 그려라(2주기)
3.그림1.16 AND?NAND 회로를 simulation 하고,입력신호 A 와 B, 출력신호 Y(AND)와 Z(NAND)의 파형을 그려라(2ms)
4.simulation 결과를 이용하여 다음 표를 완성하여라
5.그림 1.17의 or/nor simulation 회로를 simulation 하고, 입력신호 a와 b, 출력신호 y(or) z(nor)의 파형을 그려라(2ms)
6.simulation 결과를 이용하여 다음 표를 완성하여라.
2장 Diode1.그림 2.2의 diode 반파 정류 회로를 결선하여 입력전압 Vs와 출력전압 Vo의 파형을 그려라(2주기).(이때 function generator의 출력은 sin파형을 선택하고 진폭을 10v로 주파수는 60hz로 설정하여라.oscilloscope는 5v/div 및 5ms/div로 설정하여라.)
2. 그림2.2의 저항 r1 양단에 47uF capacitor를 부착한 후, 출력전압 vo의 파형을 test(실험) 순서 1의 그림에 …(省略)
창원대_전기전자재료응용실험,리포트_1,Pspice,2,Diode,공학기술,레포트
Download : 예비1.pspice, 2.diode.hwp( 44 )
설명
창원대 전기전자재료응용實驗(실험) 리포트 1.Pspice,2.Diode
창원대 전기전자회로응용실험 리포트 pspice simulator로 회로 결선 + 결과파형실험 중 일부만이 기재되어있음을 밝힙니다 , 창원대 전기전자재료응용실험 리포트 1.Pspice,2.Diode공학기술레포트 , 창원대_전기전자재료응용실험 리포트_1 Pspice 2 Diode
實驗(실험) 중 일부만이 기재되어있음을 밝힙니다
다.